5CEFA5F23I7N Układ programowalnej bramki Cyclone® VE (FPGA) IC 240 5001216 77000 484-BGA
Cechy produktu
TYP | ZILUSTROWAĆ |
Kategoria | Programowalne macierze bramek (FPGA) |
producent | Intel |
seria | Cyklon® VE |
zawinąć | taca |
Stan produktu | Aktywny |
DigiKey jest programowalny | Nie zweryfikowany |
Numer LAB/CLB | 29080 |
Liczba elementów/jednostek logicznych | 77000 |
Całkowita liczba bitów RAM | 5001216 |
We/Wy | 240 |
Napięcie - Zasilanie | 1,07 V ~ 1,13 V |
Typ instalacji | Typ kleju powierzchniowego |
Temperatura robocza | -40°C ~ 100°C (TJ) |
Opakowanie/Obudowa | 484-BGA |
Hermetyzacja komponentów dostawcy | 484-FBGA (23x23) |
Numer główny produktu | 5CEFA5 |
Wprowadzenie produktów
Urządzenia Cyclone® V zaprojektowano tak, aby jednocześnie sprostać malejącym wymaganiom dotyczącym zużycia energii, kosztów i czasu wprowadzenia produktów na rynek;oraz rosnące wymagania dotyczące przepustowości w przypadku zastosowań wymagających dużej przepustowości i wrażliwych na koszty.Wzbogacone o zintegrowane transceivery i kontrolery pamięci twardej, urządzenia Cyclone V nadają się do zastosowań na rynku przemysłowym, bezprzewodowym i przewodowym, wojskowym i motoryzacyjnym.
cechy produktu
Technologia
- Technologia procesowa 28 nm małej mocy (28LP) firmy TSMC
- Napięcie rdzenia 1,1 V
Opakowanie
- Pakiety niskohalogenowe Wirebond
- Wiele gęstości urządzeń ze zgodnymi rozmiarami pakietów w celu płynnej migracji pomiędzy różnymi gęstościami urządzeń
- Opcje zgodne z RoHS i ołowiowe
Wysokowydajna tkanina FPGA
- Ulepszony 8-wejściowy ALM z czterema rejestrami
Bloki pamięci wewnętrznej
- M10K — bloki pamięci o pojemności 10 kilobitów (Kb) z miękkim kodem korekcji błędów (ECC)
- Blok logiki pamięci (MLAB) — 640-bitowy rozproszony LUTRAM, w którym można wykorzystać do 25% ALM jako pamięć MLAB
Wbudowane twarde bloki IP
- Natywna obsługa maksymalnie trzech poziomów precyzji przetwarzania sygnału (trzy 9 x 9, dwa 18 x 18 lub jeden mnożnik 27 x 27) w tym samym bloku DSP o zmiennej precyzji
- 64-bitowy akumulator i kaskada
- Wbudowana wewnętrzna pamięć współczynników
- Prereader/odejmowanie dla lepszej wydajności
- DDR3, DDR2 i LPDDR2 z obsługą 16- i 32-bitowego ECC
- PCI Express* (PCIe*) Gen2 i Gen1 (x1, x2 lub x4) twardy adres IP z obsługą wielofunkcyjną, punktem końcowym i portem głównym
Konfiguracja
- ochrona amperowa — kompleksowa ochrona projektu w celu ochrony cennych inwestycji w własność intelektualną
- Ulepszone zaawansowane funkcje bezpieczeństwa w standardzie szyfrowania (AES).
- CvP
- Dynamiczna rekonfiguracja FPGA
- Opcje konfiguracji aktywnego szeregowego (AS) x1 i x4, pasywnego szeregowego (PS), JTAG i szybkiego pasywnego równoległego (FPP) x8 i x16
- Szorowanie wewnętrzne (2)
- Częściowa rekonfiguracja (3)
Napisz tutaj swoją wiadomość i wyślij ją do nas