Rodzina urządzeń FPGA ECP5™/ECP5-5G™ została zoptymalizowana pod kątem zapewniania funkcji o wysokiej wydajności, takich jak udoskonalona architektura DSP, szybki SERDES (Serializer/Deserializer) i szybkie źródło
interfejsy synchroniczne w ekonomicznej strukturze FPGA.Kombinację tę osiągnięto dzięki postępowi w architekturze urządzeń i zastosowaniu technologii 40 nm, dzięki czemu urządzenia nadają się do zastosowań wymagających dużej objętości, szybkości i niskich kosztów.
Rodzina urządzeń ECP5/ECP5-5G obejmuje tablicę przeglądową (LUT) o pojemności do 84 tys. elementów logicznych i obsługuje do 365 wejść/wyjść użytkownika.Rodzina urządzeń ECP5/ECP5-5G oferuje również do 156 mnożników 18 x 18 i szeroką gamę równoległych standardów we/wy.
Tkanina FPGA ECP5/ECP5-5G jest zoptymalizowana pod kątem wysokiej wydajności, mając na uwadze niski pobór mocy i niski koszt.Urządzenia ECP5/ECP5-5G wykorzystują technologię logiki SRAM z możliwością rekonfiguracji i zapewniają popularne elementy konstrukcyjne, takie jak logika oparta na LUT, pamięć rozproszona i wbudowana, pętle z synchronizacją fazową (PLL), pętle z blokadą opóźnienia (DLL), wstępnie zaprojektowane źródło synchroniczne Obsługa wejść/wyjść, ulepszone segmenty sysDSP i zaawansowana obsługa konfiguracji, w tym możliwości szyfrowania i podwójnego rozruchu.
Wstępnie zaprojektowana źródłowa logika synchroniczna zaimplementowana w rodzinie urządzeń ECP5/ECP5-5G obsługuje szeroką gamę standardów interfejsów, w tym DDR2/3, LPDDR2/3, XGMII i 7:1 LVDS.
Rodzina urządzeń ECP5/ECP5-5G zawiera również szybki SERDES z dedykowanymi funkcjami podwarstwy kodowania fizycznego (PCS).Wysoka tolerancja jittera i niski jitter transmisji umożliwiają skonfigurowanie bloków SERDES plus PCS do obsługi szeregu popularnych protokołów danych, w tym PCI Express, Ethernet (XAUI, GbE i SGMII) i CPRI.Transmisja Deemfaza z pre- i postkursorami oraz ustawienia korekcji odbioru sprawiają, że SERDES nadaje się do transmisji i odbioru za pośrednictwem różnych form mediów.
Urządzenia ECP5/ECP5-5G zapewniają także elastyczne, niezawodne i bezpieczne opcje konfiguracji, takie jak możliwość podwójnego rozruchu, szyfrowanie strumienia bitów i funkcje aktualizacji w terenie TransFR.Urządzenia z rodziny ECP5-5G wprowadziły pewne ulepszenia w SERDES w porównaniu z urządzeniami ECP5UM.Te udoskonalenia zwiększają wydajność SERDES do szybkości transmisji danych do 5 Gb/s.
Urządzenia z rodziny ECP5-5G są kompatybilne pin-to-pin z urządzeniami ECP5UM.Umożliwia to ścieżkę migracji umożliwiającą przeniesienie projektów z urządzeń ECP5UM na urządzenia ECP5-5G w celu uzyskania wyższej wydajności.