zamówienie_bg

produkty

TMS320F28015PZA Nowy i oryginalny konwerter DC na DC i układ regulatora przełączania

krótki opis:

TMS320F2809, TMS320F2809-Q1, TMS320F2808, TMS320F2808-Q1 TMS320F2806, TMS320F2802, TMS320F2801-Q1, TMS320F28015-Q1, TMS320F28016-Q1, TMS320C28 02-Q1 i urządzenia TMS320C2801, należące do generacji TMS320C28x DSP, są wysoce zintegrowane i wydajne rozwiązania dla wymagających aplikacji sterujących

Szczegóły produktu

Tagi produktów

Cechy produktu

Dyrektywa UE RoHS Zgodny
ECCN (USA) 3A991A2
Stan części Aktywny
HTS 8542.31.00.01
Automobilowy No
PPAP No
Nazwisko rodowe TMS320
Architektura zestawu instrukcji Harvardzie
Rdzeń urządzenia C28x
Architektura rdzenia C28x
Format numeryczny i arytmetyczny Zmiennoprzecinkowy
Szerokość magistrali danych (bity) 32
Typ pamięci programu Błysk
Rozmiar pamięci programu 32 KB
Rozmiar pamięci RAM 12 KB
Programowalność Tak
Typ interfejsu CAN/I2C/SPI/UART
Liczba wejść/wyjść 35
Liczba przetworników ADC Pojedynczy
Kanały ADC 16
Rozdzielczość ADC (bity) 12
Szybkość zegara wejściowego urządzenia (MHz) 100
USART 0
UART 1
USB 0
SPI 2
I2C 1
I2S 0
MÓC 1
Ethernetu 0
Minimalne robocze napięcie zasilania (V) 1,71|3,14
Typowe robocze napięcie zasilania (V) 1.8|3.3
Maksymalne robocze napięcie zasilania (V) 1,89|3,47
Minimalna temperatura robocza (°C) -40
Maksymalna temperatura robocza (°C) 85
Opakowanie Taca
Montowanie Montaż powierzchniowy
Wysokość opakowania 1,45 (maks.)
Szerokość opakowania 14,2 (maks.)
Długość opakowania 14,2 (maks.)
PCB zmienione 100
Standardowa nazwa pakietu QFP
Pakiet dostawcy LQFP
Liczba pinów 100
Kształt ołowiu Skrzydło mewy

cechy produktu

• Wysokowydajna statyczna technologia CMOS
– 100 MHz (czas cyklu 10 ns)
– 60 MHz (czas cyklu 16,67 ns)
– Konstrukcja o niskim poborze mocy (rdzeń 1,8 V, 3,3 VI/O).
• Obsługa skanowania granic JTAG
– Standard IEEE 1149.1-1990 Standardowy port dostępu testowego i architektura skanowania granic
• Wysokowydajny 32-bitowy procesor (TMS320C28x)
– Operacje MAC 16 × 16 i 32 × 32
– 16 × 16 podwójny MAC
– Architektura autobusów Harvardu
– Operacje atomowe
– Szybka reakcja i przetwarzanie przerwań
– Ujednolicony model programowania pamięci
– Wydajny kod (w C/C++ i Asemblerze)
• Pamięć w chipie
– F2809: 128K × 16 błysków, 18K × 16 SARAM
F2808: 64K × 16 błysków, 18K × 16 SARAM
F2806: lampa błyskowa 32 tys. × 16, SARAM 10 tys. × 16
F2802: lampa błyskowa 32 tys. × 16, SARAM 6 tys. × 16
F2801: lampa błyskowa 16K × 16, SARAM 6K × 16
F2801x: lampa błyskowa 16K × 16, SARAM 6K × 16
– 1K × 16 OTP ROM (tylko urządzenia flash)
– C2802: 32 KB × 16 ROM, 6 KB × 16 SARAM
C2801: 16 KB × 16 ROM, 6 KB × 16 SARAM
• Boot ROM (4K × 16)
– Z trybami rozruchu programowego (przez SCI, SPI, CAN, I2C i równoległe wejścia/wyjścia)
– Standardowe tabele matematyczne
• Sterowanie zegarem i systemem
– Oscylator wbudowany w chip
– Moduł czasowy Watchdoga
• Dowolny pin GPIO A można podłączyć do jednego z trzech zewnętrznych przerwań rdzenia
• Blok rozszerzenia przerwań peryferyjnych (PIE), który obsługuje wszystkie 43 przerwania peryferyjne
• Endianowość: Mały endian
• 128-bitowy klucz/blokada bezpieczeństwa
– Chroni bloki flash/OTP/L0/L1
– Zapobiega inżynierii wstecznej oprogramowania sprzętowego
• Trzy 32-bitowe timery procesora
• Ulepszone urządzenia peryferyjne sterujące
– Do 16 wyjść PWM
– Do 6 wyjść HRPWM z rozdzielczością MEP 150 ps
– Do czterech wejść przechwytujących
– Do dwóch interfejsów enkodera kwadraturowego
– Do sześciu timerów 32-bitowych/sześć 16-bitowych
• Urządzenia peryferyjne portu szeregowego
– Do 4 modułów SPI
– Do 2 modułów SCI (UART).
– Do 2 modułów CAN
– Jedna magistrala z obwodami międzyscalonymi (I2C).
• 12-bitowy przetwornik ADC, 16 kanałów
– Multiplekser wejściowy 2×8 kanałów
– Dwie próbki i przytrzymaj
– Konwersje pojedyncze/jednoczesne
– Szybki współczynnik konwersji:
80 ns — 12,5 MSPS (tylko F2809)
160 ns — 6,25 MSPS (280x)
267 ns — 3,75 MSPS (F2801x)
– Odniesienia wewnętrzne lub zewnętrzne
• Do 35 indywidualnie programowanych, multipleksowanych
Piny GPIO z filtrowaniem wejścia
• Zaawansowane funkcje emulacji
– Funkcje analityczne i punktu przerwania
– Debugowanie w czasie rzeczywistym poprzez sprzęt
• Wsparcie rozwojowe obejmuje
– Kompilator/asembler/linker ANSI C/C++
– IDE Code Composer Studio™
– SYSTEM/BIOS
– Biblioteki oprogramowania do cyfrowego sterowania silnikiem i cyfrowego zasilania
• Tryby niskiego poboru mocy i oszczędzanie energii
– Obsługiwane tryby IDLE, STANDBY, HALT
– Wyłącz indywidualne zegary peryferyjne
• Opcje pakietu
– Cienki poczwórny płaski pakiet (PZ)
– MicroStar BGA™ (GGM, ZGM)
• Opcje temperatury
– A: –40°C do 85°C (PZ, GGM, ZGM)
– S: –40°C do 125°C (PZ, GGM, ZGM)
– Q: –40°C do 125°C (PZ)
(kwalifikacja AEC-Q100 do zastosowań motoryzacyjnych)

Aplikacja

• Napęd i sterowanie silnikiem
• Cyfrowa moc

  • Poprzedni:
  • Następny:

  • Napisz tutaj swoją wiadomość i wyślij ją do nas