XC7Z007S-1CLG225I IC SOC CORTEX-A9 667MHZ 225BGA komponenty elektroniczne układy scalone układy scalone układy scalone własne zapasy usługa BOM
Cechy produktu
TYP | OPIS |
Kategoria | Układy scalone (IC) |
Mfr | AMD Xilinx |
Seria | Zynq®-7000 |
Pakiet | Taca |
Standardowe opakowanie | 160 |
Stan produktu | Aktywny |
Architektura | MCU, FPGA |
Procesor rdzeniowy | Pojedynczy ARM® Cortex®-A9 MPCore™ z CoreSight™ |
Rozmiar Flasha | - |
Rozmiar pamięci RAM | 256 KB |
Urządzenia peryferyjne | DMA |
Łączność | CANbus, EBI/EMI, Ethernet, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG |
Prędkość | 667 MHz |
Podstawowe atrybuty | Artix™-7 FPGA, komórki logiczne 23K |
temperatura robocza | -40°C ~ 100°C (TJ) |
Opakowanie/etui | 225-LFBGA, CSPBGA |
Pakiet urządzeń dostawcy | 225-CSPBGA (13×13) |
Liczba wejść/wyjść | 54 |
Podstawowy numer produktu | XC7Z007 |
Chiny zatwierdzają przejęcie Xilinx przez AMD pod 5 warunkami!
27 października 2020 r. AMD ogłosiło, że przejmie Xilinx (Xilinx) za 35 miliardów dolarów w ramach transakcji obejmującej wszystkie akcje.Transakcja, choć jednomyślnie zatwierdzona przez zarządy obu stron, nadal musi zostać zatwierdzona przez akcjonariuszy obu stron i za zgodą organów regulacyjnych z różnych krajów, w tym oczywiście z Chin.
Niedawno Biuro Antymonopolowe Chińskiej Państwowej Administracji Nadzoru i Administracji Rynku ogłosiło decyzję o zatwierdzeniu antymonopolowej kontroli nabycia udziałów w Xilinx przez Chaowei Semiconductor Corporation z dodatkowymi restrykcyjnymi warunkami („Ogłoszenie”), zatwierdzając przejęcie Xilinx przez AMD i usunięcie ostatniej przeszkody regulacyjnej utrudniającej przejęcie.
Zgodnie z Komunikatem, po roku od otrzymania antymonopolowego zgłoszenia koncentracji operatorów w sprawie przejęcia Xilinx przez AMD w dniu 19 stycznia 2021 r. i wniesienia sprawy po uzupełnieniu przez wnioskodawcę materiałów do oświadczenia, Generalny Urząd Regulacji Rynku (GAMR) zdecydowała się zatwierdzić sprawę na restrykcyjnych warunkach.
Fuzje są dozwolone, ale nie można stosować sprzedaży wiązanej ani dyskryminacji chińskich klientów
Ważne jest, aby zrozumieć, że przejęcia w ramach operacji transgranicznych wymagają zgody organów regulacyjnych od kilku kluczowych organów regulacyjnych rynku na całym świecie.Wcześniej USA, Wielka Brytania i UE wyraziły już zgodę na przejęcie, a teraz, gdy Chiny zatwierdziły sprawę, oznacza to, że AMD będzie mogło sfinalizować swoje plany przejęć w pierwszym kwartale 2022 roku.
Należy jednak zaznaczyć, że zgoda na przejęcie Xilinx przez AMD przez chińską Generalną Administrację ds. Regulacji Rynku obwarowana jest dodatkowymi restrykcyjnymi warunkami, nakładającymi na obie strony transakcji oraz podmiot pokoncentracyjny obowiązek spełnienia poniższych obowiązków.
(i) Sprzedając procesory SuperPower, procesory graficzne SuperPower i układy FPGA Celeris na rynek w Chinach, nie będą oni w żaden sposób wymuszać sprzedaży wiązanej ani dołączać żadnych innych nieuzasadnionych warunków handlowych;nie będą uniemożliwiać ani ograniczać klientom indywidualnego zakupu lub korzystania z powyższych produktów;oraz nie będą dyskryminować klientów dokonujących indywidualnego zakupu powyższych produktów pod względem poziomu usług, ceny, funkcji oprogramowania itp.
(b) Dalsze promowanie odpowiedniej współpracy w oparciu o istniejącą współpracę z przedsiębiorstwami w Chinach i dalsze dostarczanie procesorów Chaowei, procesorów graficznych Chaowei, układów FPGA Xilinx oraz powiązanego oprogramowania i akcesoriów na rynek w Chinach, zgodnie z zasadami uczciwości, racjonalności i nie- dyskryminacja.
(iii) Zapewnienie elastyczności i programowalności układów FPGA Xilinx, dalszy rozwój i zapewnienie dostępności linii produktów Xilinx FPGA oraz zapewnienie, że będą one rozwijane w sposób kompatybilny z procesorami opartymi na ARM i zgodnie z planami Xilinx przed Transakcją .
(iv) w dalszym ciągu zapewniać interoperacyjność procesorów CPU, procesorów graficznych Chaowei i układów FPGA Celeris sprzedawanych na rynku w Chinach z procesorami, procesorami graficznymi i układami FPGA stron trzecich;powyższy poziom interoperacyjności nie będzie niższy niż poziom interoperacyjności procesorów Chaowei CPU, GPU Chaowei oraz układów FPGA Celeris;informacje, funkcje i próbki związane z aktualizacją interoperacyjności zostaną przekazane stronie trzeciej w ciągu 90 dni od aktualizacji. Producenci procesorów, procesorów graficznych i FPGA.
(v) Podjąć środki w celu ochrony informacji zewnętrznych producentów procesorów, procesorów graficznych i FPGA oraz zawierać umowy o zachowaniu poufności z zewnętrznymi producentami procesorów, procesorów graficznych i FPGA;przechowuj poufne informacje zewnętrznych producentów procesorów, procesorów graficznych i układów FPGA w oddzielnych i wzajemnie wykluczających się systemach sprzętowych.