zamówienie_bg

produkty

DS90UB914ATRHSRQ1 Oryginalny, nowy QFN DS90UB914ATRHSRQ1 Z powtórną walidacją oferty sprzedawcy

krótki opis:

Urządzenie DS90UB914A-Q1 oferuje interfejs FPD-Link III z szybkim kanałem przesyłania i dwukierunkowym kanałem sterowania do transmisji danych za pomocą pojedynczego kabla koncentrycznego lub pary różnicowej.Urządzenie DS90UB914A-Q1 wykorzystuje sygnalizację różnicową zarówno w ścieżce danych szybkiego kanału nadawczego, jak i dwukierunkowego kanału sterującego.Deserializator jest przeznaczony do połączeń między urządzeniami do przetwarzania obrazu i procesorami wideo w ECU (elektronicznej jednostce sterującej).To urządzenie idealnie nadaje się do przesyłania danych wideo wymagających głębokości pikseli do 12 bitów plus dwa sygnały synchronizacji wraz z dwukierunkową magistralą kanału sterującego.


Szczegóły produktu

Tagi produktów

Cechy produktu

TYP OPIS WYBIERAĆ
Kategoria Układy scalone (IC)

Interfejs

Serializatory, deserializatory

 

 

 

Mfr Instrumenty Teksasu  
Seria Motoryzacja, AEC-Q100  
Pakiet Taśma i szpula (TR)

Taśma cięta (CT)

Digi-Reel®

 

 

 

Stan produktu Aktywny  
Funkcjonować Deserializator  
Prędkość transmisji danych 1,4 Gb/s  
Typ wejścia FPD-Link III, LVDS  
Typ wyjścia LVCMOS  
Liczba wejść 1  
Liczba wyjść 12  
Napięcie zasilające 1,71 V ~ 3,6 V  
temperatura robocza -40°C ~ 105°C (TA)  
Typ mocowania Montaż powierzchniowy  
Opakowanie/etui 48-WFQFN Odsłonięta podkładka  
Pakiet urządzeń dostawcy 48-WQFN (7x7)  
Podstawowy numer produktu DS90UB914  
SPQ 1000szt  

 

Serializator/deserializator (SerDes) to para bloków funkcjonalnych powszechnie używanych w komunikacji o dużej prędkości w celu kompensacji ograniczonych wejść/wyjść.Bloki te konwertują dane pomiędzy danymi szeregowymi a interfejsami równoległymi w każdym kierunku.Termin „SerDes” ogólnie odnosi się do interfejsów używanych w różnych technologiach i zastosowaniach.Podstawowym zastosowaniem SerDes jest zapewnienie transmisji danych pojedynczą linią lub apara różnicowaw celu zminimalizowania liczby pinów I/O i połączeń wzajemnych.

 

Podstawowa funkcja SerDes składa się z dwóch bloków funkcjonalnych: bloku Parallel In Serial Out (PISO) (inaczej konwertera Parallel-to-Serial) i bloku Serial In Parallel Out (SIPO) (inaczej konwertera Serial-to-Parallel).Istnieją 4 różne architektury SerDes: (1) SerDes z zegarem równoległym, (2) SerDes z zegarem wbudowanym, (3) SerDes 8b/10b, (4) SerDes z przeplotem bitowym.

Blok PISO (wejście równoległe, wyjście szeregowe) zazwyczaj ma równoległe wejście zegara, zestaw linii wejściowych danych i zatrzaski danych wejściowych.Może korzystać z wewnętrznego lub zewnętrznegopętla synchronizacji fazowej (PLL)aby pomnożyć przychodzący zegar równoległy do ​​częstotliwości szeregowej.Najprostsza forma PISO ma jednąrejestr przesuwnyktóry odbiera dane równoległe raz na zegar równoległy i przesuwa je z wyższą częstotliwością zegara szeregowego.Implementacje mogą również wykorzystywać apodwójnie buforowanyzarejestruj się, aby tego uniknąćmetastabilnośćpodczas przesyłania danych pomiędzy domenami zegara.

Blok SIPO (wejście szeregowe, wyjście równoległe) zazwyczaj ma wyjście zegara odbiorczego, zestaw linii wyjściowych danych i zatrzaski danych wyjściowych.Zegar odbioru mógł zostać odzyskany z danych przez port szeregowyodzyskiwanie zegaratechnika.Jednakże SerDes, które nie transmitują zegara, używają zegara odniesienia, aby zablokować PLL na właściwej częstotliwości Tx, unikając niskichczęstotliwości harmoniczneobecny wstrumień danych.Blok SIPO następnie dzieli przychodzący zegar na częstotliwość równoległą.Implementacje zazwyczaj mają dwa rejestry połączone jako podwójny bufor.Jeden rejestr służy do taktowania strumienia szeregowego, a drugi służy do przechowywania danych dla wolniejszej, równoległej strony.

Niektóre typy SerDe obejmują bloki kodowania/dekodowania.Celem tego kodowania/dekodowania jest zazwyczaj nałożenie przynajmniej statystycznych granic na szybkość przejść sygnału, aby umożliwić łatwiejszeodzyskiwanie zegaraw odbiorniku, aby zapewnićramyi zapewnićBilans DC.

Funkcje DS90UB914A-Q1

  • Kwalifikacja do zastosowań motoryzacyjnych AEC-Q10025-MHz do 100-MHz Obsługa zegara wejściowego pikseli
    • Klasa temperatury urządzenia 2: –40℃ do +105℃ zakres temperatur otoczenia podczas pracy
    • Urządzenie HBM Poziom klasyfikacji ESD ±8kV
    • Urządzenie CDM ESD poziom klasyfikacji C6
  • Programowalny ładunek danych: Ciągły dwukierunkowy kanał interfejsu sterującego o niskim opóźnieniu z obsługą I2C przy 400 kHz
    • 10-bitowy ładunek do 100 MHz
    • 12-bitowy obciążenie do 75 MHz
  • Multiplekser 2:1 umożliwiający wybór pomiędzy dwoma obrazami wejściowymi
  • Możliwość odbioru ponad 15-metrowej skrętki koncentrycznej lub 20-metrowej ekranowanej skrętki
  • Solidne działanie Power-Over-CoAX (PoC).
  • Korektor odbioru automatycznie dostosowuje się do zmian w tłumieniu kabla
  • Pin raportowania wyjścia LOCK i funkcja diagnostyki @SPEED BIST w celu sprawdzenia integralności łącza
  • Pojedynczy zasilacz o napięciu 1,8 V
  • Zgodny z normami ISO 10605 i IEC 61000-4-2 ESD
  • Ograniczanie zakłóceń EMI/EMC dzięki programowalnemu widmu rozproszonemu (SSCG) i przesuniętym wyjściom odbiornika

Opis DS90UB914A-Q1

Urządzenie DS90UB914A-Q1 oferuje interfejs FPD-Link III z szybkim kanałem przesyłania i dwukierunkowym kanałem sterowania do transmisji danych za pomocą pojedynczego kabla koncentrycznego lub pary różnicowej.Urządzenie DS90UB914A-Q1 wykorzystuje sygnalizację różnicową zarówno w ścieżce danych szybkiego kanału nadawczego, jak i dwukierunkowego kanału sterującego.Deserializator jest przeznaczony do połączeń między urządzeniami do przetwarzania obrazu i procesorami wideo w ECU (elektronicznej jednostce sterującej).To urządzenie idealnie nadaje się do przesyłania danych wideo wymagających głębokości pikseli do 12 bitów plus dwa sygnały synchronizacji wraz z dwukierunkową magistralą kanału sterującego.

Deserializator wyposażony jest w multiplekser umożliwiający wybór pomiędzy dwoma wejściowymi urządzeniami obrazującymi, po jednym aktywnym w danym momencie.Główny transport wideo konwertuje 10-bitowe lub 12-bitowe dane na pojedynczy szybki strumień szeregowy, wraz z oddzielnym dwukierunkowym transportem kanału sterującego o niskim opóźnieniu, który akceptuje informacje sterujące z portu I2C i jest niezależny od okresu wygaszania wideo.

Wykorzystanie technologii wbudowanego zegara TI umożliwia przezroczystą komunikację w trybie pełnego dupleksu za pośrednictwem pojedynczej pary różnicowej, przenoszącej asymetryczno-dwukierunkowe informacje o kanale sterującym.Ten pojedynczy strumień szeregowy upraszcza przesyłanie szerokiej magistrali danych przez ścieżki PCB i kabel, eliminując problemy związane z przekrzywieniem między równoległymi ścieżkami danych i zegara.To znacznie obniża koszty systemu poprzez zawężanie ścieżek danych, co z kolei zmniejsza liczbę warstw PCB, szerokość kabla oraz rozmiar złącza i pinów.Ponadto wejścia Deserializera zapewniają adaptacyjną korekcję w celu kompensacji strat z mediów na dłuższych dystansach.Wewnętrzne kodowanie/dekodowanie zbalansowane DC jest wykorzystywane do obsługi połączeń wzajemnych ze sprzężeniem AC.


  • Poprzedni:
  • Następny:

  • Napisz tutaj swoją wiadomość i wyślij ją do nas