zamówienie_bg

produkty

XC2C256-7TQG144C QFP144 chipy xilinx 1,8 V Ilość wejść-wyjść 118 FLASH PLD IC elektroniczny

krótki opis:


Szczegóły produktu

Tagi produktów

Cechy produktu

TYP OPIS

WYBIERAĆ

Kategoria Układy scalone (IC)

Osadzony

CPLD (złożone programowalne urządzenia logiczne)

 

 

 

Mfr AMD Xilinx

 

Seria CoolRunner II

 

Pakiet Taca

 

Stan produktu Aktywny

 

Programowalny typ W programowalnym systemie

 

Czas opóźnienia tpd(1) Maks 6,7 ns

 

Zasilanie napięciowe – wewnętrzne 1,7 V ~ 1,9 V

 

Liczba elementów/bloków logicznych 16

 

Liczba makrokomórek 256

 

Liczba bramek 6000

 

Liczba wejść/wyjść 118

 

temperatura robocza 0°C ~ 70°C (TA)

 

Typ mocowania Montaż powierzchniowy

 

Opakowanie/etui 144-LQFP

 

Pakiet urządzeń dostawcy 144-TQFP (20×20)

 

Podstawowy numer produktu XC2C256

 

Zgłoś błąd w informacjach o produkcie

Zobacz podobne

Dokumenty i multimedia

TYP ZASOBÓW POŁĄCZYĆ
Arkusze danych Karta katalogowa XC2C256

Rodzina CoolRunner-II CPLD

Informacje o środowisku Certyfikat Xiliinx RoHS

Certyfikat Xilinx REACH211

Opisywany produkt CPLD CoolRunner™-II
Montaż/pochodzenie PCN Zmiana Mult Dev LeadFrame 29 października 2018 r
Arkusz danych HTML Karta katalogowa XC2C256

Klasyfikacje środowiskowe i eksportowe

ATRYBUT OPIS
Stan RoHS Zgodny z ROHS3
Poziom wrażliwości na wilgoć (MSL) 3 (168 godzin)
Stan REACH REACH Bez zmian
ECCN EAR99
HTSUS 8542.39.0001

 Złożone programowalne urządzenie logiczne (CPLD) to urządzenie logiczne z całkowicie programowalnymi tablicami AND/OR i makrokomórkami.Makrokomórki to główne elementy składowe CPLD, które zawierają złożone operacje logiczne i logikę implementacji rozłącznych wyrażeń w postaci normalnej.Tablice AND/OR są w pełni programowalne i odpowiadają za wykonywanie różnych funkcji logicznych.Makrokomórki można również zdefiniować jako bloki funkcjonalne odpowiedzialne za realizację logiki sekwencyjnej lub kombinatorycznej.

 Złożone programowalne urządzenie logiczne to innowacyjny produkt w porównaniu do wcześniejszych urządzeń logicznych, takich jak programowalne tablice logiczne (PLA) i programowalna logika tablicowa (PAL).Wcześniejszych urządzeń logicznych nie można było programować, więc logikę zbudowano poprzez połączenie wielu układów logicznych.CPLD charakteryzuje się złożonością pomiędzy układami PAL i programowalnymi przez użytkownika tablicami bramek (FPGA).Posiada również cechy architektoniczne zarówno PAL, jak i FPGA.Główna różnica architektoniczna między CPLD i FPGA polega na tym, że FPGA opierają się na tablicach przeglądowych, podczas gdy CPLD opierają się na bramkach.

Wspólnymi cechami CPLD i FPGA jest to, że oba mają dużą liczbę bramek i elastyczne zabezpieczenia logiczne.Podczas gdy wspólne cechy CPLD i PAL obejmują nieulotną pamięć konfiguracyjną.CPLD są liderami na rynku programowalnych urządzeń logicznych, oferującymi wiele korzyści, takich jak zaawansowane programowanie, niski koszt, nieulotność i łatwość użycia.

 Azłożone programowalne urządzenie logiczne(CPLD) jestprogramowalne urządzenie logiczneze złożonością pomiędzyPALIUkłady FPGAi cechy architektoniczne obu.Głównym elementem składowym CPLD jest:makrokomórka, który zawiera implementację logikirozłączna postać normalnawyrażenia i bardziej wyspecjalizowane operacje logiczne.

Cechy[edytować]

Niektóre funkcje CPLD są wspólne zPAL:

  • Nieulotna pamięć konfiguracyjna.W przeciwieństwie do wielu układów FPGA, konfiguracja zewnętrznaROMnie jest wymagane, a CPLD może działać natychmiast po uruchomieniu systemu.
  • W przypadku wielu starszych urządzeń CPLD routing ogranicza większość bloków logicznych do podłączania sygnałów wejściowych i wyjściowych do zewnętrznych pinów, ograniczając możliwości wewnętrznego przechowywania stanu i głęboko warstwowej logiki.Zwykle nie ma to znaczenia w przypadku większych CPLD i nowszych rodzin produktów CPLD.

Inne funkcje są wspólne zUkłady FPGA:

  • Dostępna duża ilość bramek.CPLD mają zazwyczaj równowartość tysięcy do dziesiątek tysięcybramki logiczne, pozwalających na realizację średnio skomplikowanych urządzeń przetwarzających dane.Układy PAL mają zazwyczaj najwyżej kilkaset odpowiedników bramek, podczas gdy układy FPGA zwykle wahają się od dziesiątek tysięcy do kilku milionów.
  • Niektóre przepisy dotyczące logiki bardziej elastyczne niżsuma produktuwyrażenia, w tym skomplikowane ścieżki sprzężenia zwrotnego pomiędzy makrokomórkami oraz wyspecjalizowaną logikę do implementacji różnych powszechnie używanych funkcji, takich jakliczba całkowita arytmetyka.

Najbardziej zauważalną różnicą między dużym CPLD a małym FPGA jest obecność wbudowanej w układ CPLD pamięci nieulotnej, która umożliwia wykorzystanie CPLD do „program rozruchowy” przed przekazaniem kontroli innym urządzeniom nie posiadającym własnej trwałej pamięci programów.Dobrym przykładem jest użycie CPLD do załadowania danych konfiguracyjnych dla FPGA z pamięci nieulotnej.[1]

Wyróżnieniaedytować]

CPLD były krokiem ewolucyjnym w stosunku do jeszcze mniejszych urządzeń, które je poprzedzały,PLA(pierwszy wysłany przezSygnetyka), IPAL.Te z kolei były poprzedzonestandardowa logikaprodukty, które nie zapewniały możliwości programowania i były używane do budowania funkcji logicznych poprzez fizyczne łączenie ze sobą kilku standardowych układów logicznych (lub ich setek) (zwykle z okablowaniem na płytce lub płytkach drukowanych, ale czasami, szczególnie w przypadku prototypowania, przy użyciuowijaniaokablowanie).

Główna różnica między architekturami urządzeń FPGA i CPLD polega na tym, że CPLD są wewnętrznie oparteTabele wyszukiwania(LUT), podczas gdy używane są układy FPGAbloki logiczne.

 


  • Poprzedni:
  • Następny:

  • Napisz tutaj swoją wiadomość i wyślij ją do nas